Evaluation de polynômes et de fractions rationnelles sur FPGA avec des opérateurs à additions et décalages en grande base - Inria - Institut national de recherche en sciences et technologies du numérique Accéder directement au contenu
Rapport (Rapport De Recherche) Année : 2004

Evaluation de polynômes et de fractions rationnelles sur FPGA avec des opérateurs à additions et décalages en grande base

Arnaud Tisserand

Résumé

This work deals with FPGA arithmetic operators, based on shift-and- add- algorithm for polynominal and rational approximation of functions. These operators are high-radix iterations of the E-method proposed by M. Ercegovac. Our results show high performances by mixing the simple architecture of shift-and-add algorithms and the generic nature of polynominal and rational approximations.
Ce travail porte sur l'étude et l'implantation FPGA d'opérateurs arithmétiques, à base d'additions et de décalages, pour l'approximation polynomiale et rationnelle de fonctions. Ces opérateurs sont des versions en grande base de l'itération de E-méthode proposée par M. Ercegovac. Les résultats montrent que ces opérateurs présentent de bonnes performances en alliant la simplicité des architectures à base d'additions et de décalages et le caractère générique des approximations polynomiales et rationnelles.
Fichier principal
Vignette du fichier
RR-5437.pdf (224.76 Ko) Télécharger le fichier
RR2004-62.pdf (417.33 Ko) Télécharger le fichier

Dates et versions

inria-00070570 , version 1 (19-05-2006)

Identifiants

  • HAL Id : inria-00070570 , version 1

Citer

Romain Michard, Arnaud Tisserand, Nicolas Veyrat-Charvillon. Evaluation de polynômes et de fractions rationnelles sur FPGA avec des opérateurs à additions et décalages en grande base. [Rapport de recherche] RR-5437, LIP RR-2004-62, INRIA, LIP. 2004, pp.15. ⟨inria-00070570⟩
82 Consultations
59 Téléchargements

Partager

Gmail Facebook X LinkedIn More