Loop partitioning versus tiling for cache-based multiprocessors - Inria - Institut national de recherche en sciences et technologies du numérique Accéder directement au contenu
Communication Dans Un Congrès Année : 1998

Loop partitioning versus tiling for cache-based multiprocessors

Fabrice Rastello
Yves Robert

Résumé

no abstract
Fichier non déposé

Dates et versions

hal-00856852 , version 1 (02-09-2013)

Identifiants

  • HAL Id : hal-00856852 , version 1

Citer

Fabrice Rastello, Yves Robert. Loop partitioning versus tiling for cache-based multiprocessors. International Conference on Parallel and Distributed Computing and Systems PDCS'98, Las Vegas, 1998, Unknown, pp.477-483. ⟨hal-00856852⟩
52 Consultations
0 Téléchargements

Partager

Gmail Facebook X LinkedIn More