Skip to Main content Skip to Navigation
Reports

Évolution des gammes de processeurs MIPS, DEC Alpha, PowerPC, SPARC, x86 et PA-RISC

André Seznec 1 Thierry Lafage 1
1 CAPS - Compilation, parallel architectures and system
IRISA - Institut de Recherche en Informatique et Systèmes Aléatoires, Inria Rennes – Bretagne Atlantique
Résumé : Aujourd'hui, les microprocesseurs sont utilisés dans un grand nombre de systèmes matériels : stations de travail, multiprocesseurs, systèmes temps réels, etc. L'évolution est extrêmement rapide dans ce domaine que ce soit au niveau de l'intégration sur le composant ou au niveau de l'architecture, du logiciel ou de la fréquence d'horloge. Ce rapport reprend le travail de [1] et le complète. Le lecteur trouvera dans ces pages une présentation des architectures de processeur MIPS, DEC~Alpha, PowerPC, SPARC, x86 et PA-RISC. Pour chacune d'entre elles, la plupart des microprocesseurs qui en constituent une implantation sont exposés à travers leurs principales caractéristiques. Pour chaque architecture aussi, nous donnons un aperçu de l'avenir en présentant succinctement les futurs microprocesseurs, dans la mesure du possible.
Document type :
Reports
Complete list of metadata

https://hal.inria.fr/inria-00073501
Contributor : Rapport de Recherche Inria <>
Submitted on : Wednesday, May 24, 2006 - 1:04:29 PM
Last modification on : Thursday, January 7, 2021 - 4:28:54 PM
Long-term archiving on: : Sunday, April 4, 2010 - 9:59:35 PM

Identifiers

  • HAL Id : inria-00073501, version 1

Citation

André Seznec, Thierry Lafage. Évolution des gammes de processeurs MIPS, DEC Alpha, PowerPC, SPARC, x86 et PA-RISC. [Rapport de recherche] RR-3188, INRIA. 1997. ⟨inria-00073501⟩

Share

Metrics

Record views

476

Files downloads

1364