Architectures systoliques et parallélisme de données ; l'environment de programmation ReLaCS

Frédéric Raimbault 1 Patrice Quinton 1 Dominique Lavenier 1
1 API - Parallel VLSI Architectures
IRISA - Institut de Recherche en Informatique et Systèmes Aléatoires, INRIA Rennes
Résumé : Nous rappelons les concepts du calcul systolique et nous examinons les problèmes de mise en oeuvre des solutions systoliques. Nous montrons comment adapter le modèle du parallélisme de données pour faciliter la programmation des algorithmes systoliques. Nous présentons le langage ReLaCS, en particulier ses opérateurs de communication synchrone avec lesquels les flots de données systoliques peuvent être décrits simplement. Enfin, nous décrivons l'organisation du compilateur de ReLaCS qui permet la génération de code pour des architectures SIMD, MIMD et séquentielles.
Type de document :
Rapport
[Rapport de recherche] RR-1982, INRIA. 1993
Liste complète des métadonnées

https://hal.inria.fr/inria-00074690
Contributeur : Rapport de Recherche Inria <>
Soumis le : mercredi 24 mai 2006 - 16:05:44
Dernière modification le : mercredi 11 avril 2018 - 02:00:31
Document(s) archivé(s) le : dimanche 4 avril 2010 - 22:22:24

Fichiers

Identifiants

  • HAL Id : inria-00074690, version 1

Citation

Frédéric Raimbault, Patrice Quinton, Dominique Lavenier. Architectures systoliques et parallélisme de données ; l'environment de programmation ReLaCS. [Rapport de recherche] RR-1982, INRIA. 1993. 〈inria-00074690〉

Partager

Métriques

Consultations de la notice

346

Téléchargements de fichiers

263