Skip to Main content Skip to Navigation
Reports

Architectures systoliques et parallélisme de données ; l'environment de programmation ReLaCS

Frédéric Raimbault 1 Patrice Quinton 1 Dominique Lavenier 1
1 API - Parallel VLSI Architectures
IRISA - Institut de Recherche en Informatique et Systèmes Aléatoires, INRIA Rennes
Résumé : Nous rappelons les concepts du calcul systolique et nous examinons les problèmes de mise en oeuvre des solutions systoliques. Nous montrons comment adapter le modèle du parallélisme de données pour faciliter la programmation des algorithmes systoliques. Nous présentons le langage ReLaCS, en particulier ses opérateurs de communication synchrone avec lesquels les flots de données systoliques peuvent être décrits simplement. Enfin, nous décrivons l'organisation du compilateur de ReLaCS qui permet la génération de code pour des architectures SIMD, MIMD et séquentielles.
Document type :
Reports
Complete list of metadata

https://hal.inria.fr/inria-00074690
Contributor : Rapport de Recherche Inria <>
Submitted on : Wednesday, May 24, 2006 - 4:05:44 PM
Last modification on : Thursday, February 11, 2021 - 2:48:03 PM
Long-term archiving on: : Sunday, April 4, 2010 - 10:22:24 PM

Identifiers

  • HAL Id : inria-00074690, version 1

Citation

Frédéric Raimbault, Patrice Quinton, Dominique Lavenier. Architectures systoliques et parallélisme de données ; l'environment de programmation ReLaCS. [Rapport de recherche] RR-1982, INRIA. 1993. ⟨inria-00074690⟩

Share

Metrics

Record views

393

Files downloads

350